日韩一区二区三区精品,欧美疯狂xxxxbbbb牲交,热99re久久免费视精品频,人妻互换 综合,欧美激情肉欲高潮视频

多核與多執(zhí)行緒的嵌入式系統(tǒng)解決方案

發(fā)布者:rnm888最新更新時間:2008-01-23 來源: www.esic.cn關(guān)鍵字:多執(zhí)行緒  多核心  多處理器  QCIF  嵌入式系統(tǒng)  CorExtend  核心處理器  UMPC 手機看文章 掃描二維碼
隨時隨地手機看文章

  在嵌入式裝置中建置多核心(包含同質(zhì)或異質(zhì))以及多執(zhí)行緒技術(shù),的確能帶來諸多效益,尤其是改進系統(tǒng)效能方面最為明顯。

  盡管RISC嵌入式技術(shù)所面臨的挑戰(zhàn)越來越多,但是在維持以往嵌入式軟件資源兼容性的前提之下,能夠改善其未來適用性,并且有效提升新系統(tǒng)的效能表現(xiàn),使其不失為良好的解決方案。

  應(yīng)用決定多核或多緒

  多核心與多執(zhí)行緒在效能表現(xiàn)上有其幫助,但是效能與這些技術(shù)的內(nèi)建其實并沒有絕對關(guān)系,會造成這樣的原因主要是應(yīng)用環(huán)境的需求。以手機為例,整合于手機內(nèi)的SoC芯片雖然是屬于多核心架構(gòu)的一環(huán),但是手機采用的SoC芯片多為應(yīng)用處理器,其整合的核心并非完全屬于同性質(zhì)架構(gòu),同質(zhì)多核心在嵌入式系統(tǒng)實際應(yīng)用上的案例其實非常少。

  而多執(zhí)行緒處理器在汽車電子或者是嵌入式網(wǎng)絡(luò)環(huán)境中扮演著重要的角色,但是也有廠商利用數(shù)顆多執(zhí)行緒芯片組成多核心與多執(zhí)行緒兼?zhèn)涞倪\算架構(gòu),換句話說,兩者并不是單純選邊站而已,根據(jù)實際應(yīng)用的需求,自行搭配或開發(fā)最終解決方案也成了許多廠商面對問題時的態(tài)度。這也代表著,在選擇嵌入式系統(tǒng)的基礎(chǔ)架構(gòu)時,處理器本身只是應(yīng)用的1個環(huán)節(jié),如何能夠針對應(yīng)用將所需的效能最大化,必須依照產(chǎn)品的不同而有各種考慮。

  不只是意氣的技術(shù)之爭

  真正的同質(zhì)多核心架構(gòu)-ARM11 MPCore

  在嵌入式多核心應(yīng)用處理器這方面的領(lǐng)域,目前以ARM為技術(shù)領(lǐng)導(dǎo)者,雖然該公司本身并無晶圓廠,而純粹以IP的形 式出售處理器架構(gòu),由于定位正確,在短短的數(shù)年間取得了極大的市場地位,全世界絕大多數(shù)的手持式裝置都嵌入了ARM的處理器技術(shù)。

  以其技術(shù)的發(fā)展歷程來看,早期的ARM7架構(gòu)本身能夠滿足一些音效編譯碼應(yīng)用。而在增加16位飽和運算指令和提高ARM9核心速度后,不僅能完成音效編譯碼工作,以及以大約80 MHz、15 畫格/秒速度下的MPEG-4 QCIF(4分之1 CIF分辨率)編碼。在ARM11 V6指令集架構(gòu)上增加速度和SIMD指令后,就可以實現(xiàn)VGA分辨率的 H.264 編碼。再進一步到最新的Cortex A8與其基于64位SIMD架構(gòu)的Neon加速器搭配工作之下,就可以完成 30 畫格/秒的 MPEG-4 VGA 編碼,所花周期只有 ARM11 的一半。在實際情況下,該工作需要大約 300 MHz。為了使這些選項對使用者更加可行,ARM 正在開發(fā)一個并行編譯器原型,它可以提取資料并行機制,并用 SIMD 硬件來使用它。

  

  

  圖說:ARM11 MPCore的結(jié)構(gòu)示意圖。

  ARM11 MPCore乃是在ARM11核心的基礎(chǔ)組成,架構(gòu)上屬于V6指令體系。根據(jù)不同應(yīng)用的需要,MPCore可以被配置為1~4個處理器的組合方式,根據(jù)官方表示,其最高性能約可達到2600 Dhrystone MIPS的程度。MPCore是標(biāo)準(zhǔn)的同質(zhì)多核心處理器,,組成MPCore的是4個基于ARM11架構(gòu)的處理器核心,由于多核心設(shè)計的優(yōu)點是在頻率不變的情況下讓處理器的性能獲得明顯提升,因此可望在多任務(wù)應(yīng)用中擁有良好的表現(xiàn),這一點很適合未來家庭消費電子的需要。例如,機上盒在錄制多個頻道電視節(jié)目的同時,還可通過因特網(wǎng)收看數(shù)字視訊點播節(jié)目、車內(nèi)導(dǎo)航系統(tǒng)在提供導(dǎo)航功能的同時,仍然有余力可以向后座乘客播放各類視訊娛樂串流等。

  在這類應(yīng)用環(huán)境下,多核心結(jié)構(gòu)的嵌入式處理器能夠表現(xiàn)出極強的性能優(yōu)勢。根據(jù)原廠數(shù)據(jù),MPCore多處理器可支持高達4路共享快取結(jié)構(gòu)的對稱多處理器 (four-way cache coherent symmetric multiprocessing,SMP)、或者是4路不對稱多處理器(four-way asymmetric multiprocessing,AMP)以及4路兼有對稱/不對稱的混合式多處理器系統(tǒng)。其設(shè)計的高靈活設(shè)計在理論上可以滿足各種跨領(lǐng)域應(yīng)用對運算性能的彈性需求,確保系統(tǒng)可獲得一流的響應(yīng)能力或數(shù)據(jù)吞吐量。

  不過ARM11 MPCore早在2004年就已經(jīng)發(fā)布,2005年正式加入授權(quán)業(yè)務(wù),截至目前為止,采用該處理器的產(chǎn)品集中于家電與汽車電子方面,但是數(shù)量并不算多,是業(yè)界對于處理器運算能量的需求尚未顯現(xiàn)?據(jù)了解,在汽車電子方面,汽車應(yīng)用的微處理器要求越來越高,但是過去的單核心基本上還能滿足一般汽車的使用,而隨著越來越多的電子輔助裝置整合進汽車中,其間所需處理的工作也越來越繁雜,已經(jīng)遠超過傳統(tǒng)汽車用微控制器所能負擔(dān)的程度,因此可預(yù)期的是,未來數(shù)年應(yīng)該會有越來越多汽車廠商采用類似的多核心架構(gòu)來取得合理的系統(tǒng)反應(yīng)速度。

  至于在家電應(yīng)用方面,其實需要用到如此復(fù)雜核心的產(chǎn)品不多,在應(yīng)用最多的影音產(chǎn)品方面,其實大部分的廠商都采用專用的硬件譯碼電路或者是DSP來進行編譯碼的動作,直接采用多核心處理器來進行編譯碼動作其實效益不明顯。而在行動應(yīng)用方面,其實功耗依然是行動產(chǎn)品廠商所最注重的,即便ARM11 MPCore能夠達到極低的多核心同時工作功耗,但是依然無法與單核心版本相比,因此在行動應(yīng)用上能見度不高。但是隨著Intel推行MID(Mobile Internet Device),類似的產(chǎn)品可望成為ARM11 MPCore架構(gòu)的極大機會,因為即便是Stealey的下一代45nm產(chǎn)品Silverthorne,其功耗依然比MPCore高了5倍以上(加上芯片組的總功耗),且僅為單核心架構(gòu),在應(yīng)用靈活度上明顯不如MPCore架構(gòu),不過有1點值得注意的是,Silverthorne挾帶了龐大的X86軟件資源,ARM等基于RISC體系處理器在這方面要明顯屈居于下風(fēng)。

  在RISC架構(gòu)的類MID產(chǎn)品上,也可以考慮ARM最新的處理器架構(gòu),也就是Cortex-A8,該處理器基于最新的ARM v7體系,并且整合了1個64位DSP處理單元,對串流應(yīng)用具備有極佳的加速能力,因此非常適用于類MID掌上型裝置的多媒體、甚至是游戲應(yīng)用。嚴(yán)格上來說,Cortex-A8也能算是多核心體系之一,但是其架構(gòu)與MPCore之類的同質(zhì)核心不同,而是采用1個通用處理器核心,并搭配個DSP核心而成的異質(zhì)多核心處理器,相信這方面ARM向德州儀器公司借鑒了不少應(yīng)用處理器的開發(fā)經(jīng)驗。

  

  

  圖說:Cortex-A8的結(jié)構(gòu)示意圖。

  事實上,NOKIA的N770/N800便已經(jīng)具備了MID的所有功能,而且更為輕薄短小,但遺憾的是,搭配原廠的1500mAh充電電池,其持續(xù)使用時間僅能達到3.5個小時,與一般市面上的UMPC產(chǎn)品相去不遠,稍遜于Intel的MID產(chǎn)品,采用ARM體系處理器(N800采用基于ARM1136J(F)-S核心的i.MX31應(yīng)用處理器)的省電優(yōu)勢在此并沒有被凸顯出來,不過待機時間比之MID要略長。

  堅持多執(zhí)行緒路線的MIPS

  或許可以視為意氣之爭,MIPS堅持與ARM實行不同的技術(shù)發(fā)展策略,ARM發(fā)展Multi Processor(MP,多處理器核 心),而MIPS則往Multi Thread(MT,多執(zhí)行緒)發(fā)展,就應(yīng)用概念上來看,MP與MT技術(shù)兩者均致力于提高處理器的整體性能,兩者都可以減少任何應(yīng)用當(dāng)前軟件執(zhí)行緒的處理時間。但這兩種技術(shù)采用了不同的硬件結(jié)構(gòu)來減少處理時間,因此對于任意的特定軟件程序代碼來說,MP與MT對處理器性能的提升著程度上的不同。

  但是會造成這樣的結(jié)果,其實2家IP廠商的研發(fā)概念上有很大的關(guān)連。由于MT技術(shù)著重于處理單元、內(nèi)存控制器的有效利用,在最大程度上節(jié)省晶體管的使用,并且在此前提之下往上提升效能表現(xiàn),這與MP架構(gòu)中,系統(tǒng)效能需求有多少,就復(fù)制多少個核心塞進芯片中的浪費作法完全不同,MP可以取得較為全面的應(yīng)用廣度,但是稍嫌鋪張浪費,相較之下,MT在成本與效能方面的平衡性表現(xiàn)要來得高明些。

  許多人將MP與MT相提并論,而在某種程度上,這樣的比較其實并沒有太大意義,因為基本設(shè)計概念已經(jīng)天差地遠,架構(gòu)上的采用自然無法一概而論。在技術(shù)上,為了實現(xiàn)硬件多重處理,兩者對于軟件最佳化的復(fù)雜度方面其實都同樣比單核心架構(gòu)要來得復(fù)雜許多,而為了要盡量避免處理單元與內(nèi)存控制器在資源分配上的沖突,MT架構(gòu)或許會來得更為復(fù)雜一些,但MP架構(gòu)其實在某些程度上也會面臨同樣的問題(特別是共享高速緩存與內(nèi)存控制器的多核心架構(gòu))。不論是在指令層級,或是執(zhí)行緒層級的多任務(wù),都與傳統(tǒng)單核心單執(zhí)行緒的程序?qū)懽鞣绞脚c最佳化方法大異其趣。

  一般的MT架構(gòu)設(shè)計方面,單一處理器核心在運算的過程中,常會有內(nèi)存存取速度跟不上處理器頻率增加的問題,進而導(dǎo)致高速緩存錯失(miss)時,形成執(zhí)行管線長時間閑置的狀況,我們都了解,1個系統(tǒng)中的儲存單元,最快速的要屬處理器中的緩存器,其次是L1高速緩存、L2快取記體,最后則是主存儲器,其速度的差別可達數(shù)千倍以上,處理器要取得指令或數(shù)據(jù)時,必先從高速緩存中提取,儲存于緩存器中進行運算,最終結(jié)果再回存到高速緩存,并在空閑時填回主存儲器,當(dāng)處理器向高速緩存發(fā)出存取需求,卻發(fā)現(xiàn)所需要的數(shù)據(jù)不在高速緩存中,這是就必須花費大筆的時間前往主存儲器尋找并讀取,這其間所浪費的時間可能會高達數(shù)十個頻率周期,處理管線在等待數(shù)據(jù)填補的時間,就形成了閑置狀態(tài)。

  如果利用多執(zhí)行緒處理概念,適時的將其它執(zhí)行緒拉過來填補已經(jīng)造成的閑置狀態(tài),其速度的增長甚至可以達到非常明顯的地步,雖不至于倍增,但是由20%到40%都有可能。而要達成這樣的目的,在晶體管數(shù)目方面只需增加約15%的程度即可,若以一般同樣架構(gòu)的單核心處理器在變更為雙核心的效能增長程度約為40%到70%左右的程度,而晶體管數(shù)目幾乎要倍增的情況,就可看出MIPS的MT技術(shù)的效率有多高了。但是MT技術(shù)有個嚴(yán)重的缺陷,那就是多執(zhí)行緒工作處理過程中,過于頻繁的上下文切換(context switch)將有可能會造成極大的效能耗損。

  

  

  圖說:MIPS 74K處理器結(jié)構(gòu)示意圖。

  MIPS公司有大產(chǎn)品線,分別是單執(zhí)行緒的24K與74K系列,以及多執(zhí)行緒的34K系列。74K甫于今年六月發(fā)表,在65nm制程下,其運作頻率已經(jīng)超越1GHz,采用通用處理器搭配DSP核心的設(shè)計,不過總體效能與功耗表現(xiàn)略遜于類似架構(gòu)的ARM Cortex-A8。多執(zhí)行緒處理器的主角—34K系列,該處理器核心能設(shè)定1或2個虛擬處理組件(VPE)以及最多5個執(zhí)行緒內(nèi)容(TC),提供充分的可配置彈性。但是講白了,其實兩個VPE的作法就是將單顆核心模擬為2個核心,使34K核心能同時執(zhí)行兩個獨立的操作系統(tǒng),或是一個雙路的對稱式多重處理器操作系統(tǒng)。

  MIPS32 34Kc核心采用90nm制程,最差操作狀態(tài)下頻率為500MHz。核心尺寸為2.1mm2,而核心部分耗電量為0.56mW/MHz@1.0V。目前該 系列核心共包含34Kc、34Kf、34Kc Pro以及34Kf Pro。這些核心具備完全兼容于IEEE 754規(guī)格的硬件浮點運算處理器。其中34Kc Pro與34Kf Pro核心具備CorExtend功能,能讓SoC研發(fā)業(yè)者自行擴增指令。

  

  

  圖說:MIPS 34K處理器結(jié)構(gòu)示意圖。

  根據(jù)MIPS自家的估算,與同家族的24K系列產(chǎn)品相較起來,34K在2個VPE以及2個TC的組態(tài)設(shè)定之下,可以將效能提升到超越24K處理器60%的程度,芯片面積大略增加14%,而因為多執(zhí)行緒作業(yè)所導(dǎo)致的高速緩存失誤比率則是由4.41%增加到5.16%,算是在可接受的范圍之內(nèi)。不過與單核心74K相較起來,34K反而更不適用于網(wǎng)絡(luò)或多媒體串流的密集計算環(huán)境,而VPE和TC單元的增加,同樣也會加大芯片的面積。雖說MT技術(shù)的局限性,使其不適合用于多媒體編譯碼應(yīng)用上,但是在汽車電子方面,已經(jīng)有廠商成功利用2顆34K處理器組成雙核多執(zhí)行緒處理器,并提供的相當(dāng)優(yōu)秀的執(zhí)行效能,有此成功的前例可循,我們也可以預(yù)測,未來MIPS將會有更多結(jié)合多核與多執(zhí)行緒的解決方案出現(xiàn),不過這么一來,在成本調(diào)配方面的優(yōu)勢還能剩下多少,就由方案提供廠商去傷腦筋吧。

 

關(guān)鍵字:多執(zhí)行緒  多核心  多處理器  QCIF  嵌入式系統(tǒng)  CorExtend  核心處理器  UMPC 引用地址:多核與多執(zhí)行緒的嵌入式系統(tǒng)解決方案

上一篇:基于ARM高速閃存MCU應(yīng)對廣泛嵌入式需求
下一篇:ARM處理器出貨量超過100億個

推薦閱讀最新更新時間:2025-03-22 18:38

多核與執(zhí)行嵌入式系統(tǒng)解決方案
  在嵌入式裝置中建置多核心(包含同質(zhì)或異質(zhì))以及多執(zhí)行緒技術(shù),的確能帶來諸多效益,尤其是改進系統(tǒng)效能方面最為明顯。   盡管RISC嵌入式技術(shù)所面臨的挑戰(zhàn)越來越多,但是在維持以往嵌入式軟件資源兼容性的前提之下,能夠改善其未來適用性,并且有效提升新系統(tǒng)的效能表現(xiàn),使其不失為良好的解決方案。    應(yīng)用決定多核或多緒   多核心與多執(zhí)行緒在效能表現(xiàn)上有其幫助,但是效能與這些技術(shù)的內(nèi)建其實并沒有絕對關(guān)系,會造成這樣的原因主要是應(yīng)用環(huán)境的需求。以手機為例,整合于手機內(nèi)的SoC芯片雖然是屬于多核心架構(gòu)的一環(huán),但是手機采用的SoC芯片多為應(yīng)用處理器,其整合的核心并非完全屬于同性質(zhì)架構(gòu),同質(zhì)多核心在嵌入式系統(tǒng)實際應(yīng)用上的案例其實非常少。
[嵌入式]
異質(zhì)多處理器芯片中的數(shù)據(jù)流核心設(shè)計
異質(zhì)多處理器系統(tǒng)(Heterogeneous Multiprocessor)是將兩種以上不同工作性質(zhì)的處理器核心整合為一的處理器系統(tǒng)。它通常包含了一般用途處理器(General Purpose Processor)和特殊用途處理器(Specific Purpose Processor)。隨著片上系統(tǒng)SoC(System on Chip)及相關(guān)技術(shù)的成熟,已經(jīng)可以將不同的處理器整合到一個芯片里,成為多處理器芯片。以多媒體應(yīng)用為例,比較著名的異質(zhì)多處理芯片有德州儀器公司的TMS320DSC25、TMS320DM270和TMS320DM320。這些芯片都是由ARM微核心和DSP微核心組成。傳統(tǒng)的多處理器系統(tǒng)架構(gòu)(如Intel SMP架構(gòu))
[應(yīng)用]
UMPC和MID的電源系統(tǒng)設(shè)計挑戰(zhàn)及解決辦法
??? UMPC(超便攜移動個人電腦)和MID(移動互聯(lián)網(wǎng)終端)是近年來最具成長潛力的便攜式電子產(chǎn)品。作為一種硬件設(shè)計小巧輕便的設(shè)備,通過UMPC,用戶可以享受移動互聯(lián)網(wǎng)的諸多優(yōu)勢,還可以在移動過程中訪問多種辦公應(yīng)用軟件以提高工作效率。而MID與UMPC類似,同樣為便于攜帶的移動PC產(chǎn)品,便于用戶隨時享受影音娛樂、進行郵件收發(fā)等操作。 ??? 更小的尺寸、更多的功能、更高的集成度以及移動特性使得UMPC和MID產(chǎn)品對電源系統(tǒng)的性能、功耗、保護及IC尺寸等方面都提出了全新的要求。UMPC和MID產(chǎn)品需要向處理器、存儲器、顯示器和其它部分提供不同的工作電壓,以減少處理器消耗的電量,延長電池的運行時間,并提高電池的供電效率。因此,本
[嵌入式]
AMD正式宣布發(fā)燒級ThreadRipper處理器:16核心32線程
在今天舉辦的AMD尖端技術(shù)峰會上,AMD公布了大量的CPU新品,包括全新的APU、服務(wù)器CPU、Vega專業(yè)卡和新的路線圖,當(dāng)然作為最重要的一項,AMD在今天凌晨公布了發(fā)燒級處理器,代號為“ThreadRipper”。下面就隨嵌入式小編一起來了解一下相關(guān)內(nèi)容吧。 AMD正式宣布發(fā)燒級ThreadRipper處理器:16核心32線程 AMD正式宣布發(fā)燒級ThreadRipper處理器:16核心32線程 根據(jù)AMD官方的消息,全新的“ThreadRipper”最多擁有最高16核心32線程的規(guī)格,采用的是全新的接口,插槽達到了4096針。AMD將其稱之為世界上最快的發(fā)燒級處理器。 AMD正式宣布發(fā)燒級ThreadRippe
[嵌入式]
碾壓驍龍?三星12核心處理器跑分曝光
? ?? 高通昨日在北京舉辦了驍龍820芯片亞洲首秀活動,強大的性能使得眾多廠商為了“首發(fā)”搶的你死我活,不過三星似乎也坐不住了,據(jù)韓媒爆出的消息來看,采用自主貓鼬+Cortex?A53混合CPU架構(gòu)的三星Exynos8890再度現(xiàn)身網(wǎng)絡(luò),據(jù)悉Exynos8890?GPU部分將配備12個 Mali-T880核心,工作頻率700MHz,堪稱豪華。 碾壓820?三星12核心Exynos8890跑分曝光 Exynos8890測試機首曝GPU成績?與驍龍820同一水平線(圖片轉(zhuǎn)自微博冰宇宙)   從 曝光數(shù)據(jù)來看,Exynos8890?GPU部分將配備12個Mali-T880核心,工作頻率700MHz,堪稱豪華。它在GFXBench
[手機便攜]
通用DSP的RISC核心開發(fā)單處理器VoIP
  各種服務(wù)不斷匯整至IP網(wǎng)路環(huán)境,促使業(yè)者開發(fā)各種創(chuàng)新的Voice over IP (VoIP)終端產(chǎn)品,包括IP電話、商用與家用VoIP閘道器以及無線IP電話等。市場亦開始朝向?qū)P系統(tǒng)與語音功能整合的方向發(fā)展,例如:PDA等掌上型裝置、汽車、全球衛(wèi)星定位系統(tǒng)以及其它裝置。雖然某些具備更高密度語音頻道的系統(tǒng)仍需搭配傳統(tǒng)的多重處理器與獨立的專屬RISC與DSP核心,但更多的設(shè)計方案在面臨成本、功耗及復(fù)雜度持續(xù)緊縮的限制下,採用單處理器架構(gòu)更能達成最好的功效。此外,同業(yè)競爭壓力以及急迫的上市時程,更激發(fā)系統(tǒng)設(shè)計業(yè)者對完整單處理器VoIP平臺的迫切需要,協(xié)助業(yè)者克服不同處理器之間的整合挑戰(zhàn)。   單處理器VoIP設(shè)計方案能夠協(xié)助業(yè)
[嵌入式]
通用DSP的RISC<font color='red'>核心</font>開發(fā)單<font color='red'>處理器</font>VoIP
AVR單片機入門:單片機嵌入式系統(tǒng)的結(jié)構(gòu)與應(yīng)用
單片機,全名單片機微控制器,單片微型計算機(Single-Chip Microcomputre),也有人稱之為嵌入式微控制器(Embedded Microcontroller)。由單片機作為主要的控制核心所構(gòu)成的嵌入式系統(tǒng)稱為單片機嵌入式系統(tǒng),國內(nèi)一般簡稱為單片機系統(tǒng)。 一、單片嵌入式系統(tǒng)的結(jié)構(gòu) 單片嵌入式系統(tǒng)一般包含硬件與軟件兩個部分,而硬件部分又分為單片為控制芯片(即單片機)和外圍電路,外圍電路又分為基本系統(tǒng)電路與接口電路,接口電路又分為前向通道接口電路、后向通道接口電路、交互通道接口電路與數(shù)據(jù)通信接口電路。 1、基本系統(tǒng)電路 基本系統(tǒng)電路是指滿足單片機系統(tǒng)運行所需的基本電路。比如時鐘電路、復(fù)位電路、系統(tǒng)供電電
[單片機]
技術(shù)文章—基于NFC的嵌入式系統(tǒng)自檢
前言 今天,電子產(chǎn)品堪稱無處不在,不管是汽車、白色家電,還是娛樂設(shè)備、可穿戴設(shè)備,都已融入我們生活的方方方面。電子系統(tǒng)的快速普及應(yīng)用,歸功于大規(guī)模集成電子器件的出現(xiàn),例如,非常復(fù)雜的計算密集型微控制器和SoC(系統(tǒng)芯片)。今天,隨著白色家電和電子產(chǎn)品設(shè)計日益復(fù)雜,設(shè)計師不得不開始關(guān)注產(chǎn)品的易用性和排障的便利性。 復(fù)雜設(shè)計急需內(nèi)部調(diào)試信息,需要了解計算單元內(nèi)部發(fā)生的情況,如果出現(xiàn)系統(tǒng)錯誤或失敗,可以在產(chǎn)品生命周期的各個階段檢索和檢查錯誤,如下所示。 圖1:產(chǎn)品生命周期各階段系統(tǒng)檢查 產(chǎn)品開發(fā)和工程: 對于嵌入式系統(tǒng),產(chǎn)品可靠性監(jiān)測和認證流程可能需要長時間查看產(chǎn)品的性能表現(xiàn)。人工監(jiān)測系統(tǒng)行的可行性不高,效率低下。
[網(wǎng)絡(luò)通信]
技術(shù)文章—基于NFC的<font color='red'>嵌入式系統(tǒng)</font>自檢
小廣播
最新嵌入式文章

 
EEWorld訂閱號

 
EEWorld服務(wù)號

 
汽車開發(fā)圈

 
機器人開發(fā)圈

電子工程世界版權(quán)所有 京B2-20211791 京ICP備10001474號-1 電信業(yè)務(wù)審批[2006]字第258號函 京公網(wǎng)安備 11010802033920號 Copyright ? 2005-2025 EEWORLD.com.cn, Inc. All rights reserved